随着现代处理器技术的发展,在互连领域中,使用高速差分总线替代并行总线是大势所趋。与单端并行信号相比,高速差分信号可以使用更高的时钟频率,从而使用更少的信号线,完成之前需要许多单端并行数据信号才能达到的总线带宽。
PCI总线使用并行总线结构,在同一条总线上的所有外部设备共享总线带宽,而PCIe总线使用了高速差分总线,并采用端到端的连接方式,因此在每一条PCIe链路中只能连接两个设备。这使得PCIe与PCI总线采用的拓扑结构有所不同。PCIe总线除了在连接方式上与PCI总线不同之外,还使用了一些在网络通信中使用的技术,如支持多种数据路由方式,基于多通路的数据传递方式,和基于报文的数据传送方式,并充分考虑了在数据传送中出现服务质量QoS (Quality of Service)问题。
PCI总线的主要特点
1、完全的多总线主控能力
2、具有隐含的中央仲裁系统
3、提供地址和数据的奇偶校验
4、可以转换5V和3.3V的信号环境
5、具有与处理器和存储器子系统完全并行操作的能力
6、采用多路复用方式(地址线和数据线)减少了引脚数
PCI总线的主要性能
1、时钟同步方式
2、能自动识别外设
3、与CPU及时钟频率无关
4、最大数据传输速率133MB/s
5、总线时钟频率33.3MHz/66MHz
6、总线宽度32位(5V)/64位(3.3V)

